Результаты испытаний на уровне пластины скорости деградации PMOS-транзисторов под нагрузкой NBTI с использованием нового пакета мониторинга надежности.
Мы разработали новый стек мониторинга надежности в рамках запатентованного IP-блока, который мы называем CV® Core, с устаревшими датчиками, встроенными в компоновку продукта и тестируемыми через интерфейс ввода-вывода продукта. Мы иллюстрируем применение матрицы датчиков на примере дисплея PMOS NBTI, который можно тестировать на уровне пластины во время электрической сортировки пластин (EWS), а также после упаковки при окончательном тестировании или во время сгорания. Во время EWS стресс-тестирование на уровне пластины может использоваться для выявления дефектного чипа, устранения материала для выгорания или поддержки дополнительной классификации микрочипов для многочиповых модулей. Датчики старения также можно использовать в течение срока службы чипа для мониторинга износа устройства и оповещения пользователей об аномальных темпах старения кремния по сравнению с целевым профилем миссии. В этой работе мы показываем результаты тестирования на уровне пластины скорости деградации PMOS-транзисторов под нагрузкой NBTI, в пределах изменчивости пластины и корреляции скорости деградации между подверженными стрессу датчиками в различных условиях.
Нажмите здесь Чтобы прочитать больше.
«Зомби-любитель-евангелист. Неизлечимый создатель. Гордый новатор в твиттере. Любитель еды. Интернетоголик. Жесткий интроверт».
More Stories
Spotify обвиняет Apple в нежелательном изменении технологии регулировки громкости
Первый пациент Neuralink дал имя своему мозговому чипу и выучил новые языки
Meta рассматривает возможность выпуска новых очков смешанной реальности в качестве альтернативы гарнитурам